プロセッサいいえ。: | I5-53050U | 家族: | 第5世代別中心i5プロセッサ |
---|---|---|---|
記号名: | Broadwell | 縦の区分: | モバイル |
ステータス: | 進水させる | 進水の日付: | Q1'15 |
石版印刷: | 14Nm | conditonを使用して下さい: | 産業商業臨時雇用者、埋め込まれた広い市場の商業臨時雇用者、PC/Client/Tablet |
ハイライト: | ラップトップ マイクロプロセッサ,移動式プロセッサのラップトップ |
ラップトップCPUプロセッサはI5-5300U SR23X I5シリーズ(2.9GHzまでの3MB隠し場所、) -ノートCPUの芯を取ります
ザ・コアi5-5300Uは2015年1月に進水したBroadwellの建築に基づくULV (超低い電圧)の二重中心プロセッサです。2.3 - 2.9 GHz (2つの中心で時間を記録される超通ることの2つのCPUの中心に加えて:2.7 GHzはまた)、破片HDのグラフィックを5500 GPUおよびデュアル・チャネルDDR3 (L) - 1600の記憶コントローラー統合します。ザ・コアi5はFinFETのトランジスターとの14 nmプロセスで製造されます。
中心i5-5350Uと比較されて、i5-5300Uはより高いCPUのベース・クロックを特色にしますが、幾分より遅いGPUを統合します。
中心i5-5350Uは2015年1月に進水したBroadwellの建築に基づくULV (超低い電圧)の二重中心プロセッサです。1.8 - 2.9 GHz (2つの中心で時間を記録される超通ることの2つのCPUの中心に加えて:2.7 GHzはまた)、破片HDのグラフィックを6000 GPUおよびデュアル・チャネルLPDDR3-1866/DDR3L-1600記憶コントローラー統合します。ザ・コアi5はFinFETのトランジスターとの14 nmプロセスで製造されます。
中心i5-5300Uと比較されて、i5-5350Uはより低いCPUのベース・クロックを特色にしますが、幾分より速いGPUを統合します。
プロセッサ数i5-5300U
プロセッサ数 | i5-5300U |
家族 | 中心i5の可動装置 |
技術(ミクロン) | 0.014 |
プロセッサ スピード(GHz) | 2.3 |
L2隠し場所のサイズ(KB) | 512 |
L3隠し場所のサイズ(MB) | 3 |
中心の数 | 2 |
EM64T | 支えられる |
HyperThreadingの技術 | 支えられる |
仮想化の技術 | 支えられる |
SpeedStepの高められた技術 | 支えられる |
実行ディスエイブル ビット特徴 | 支えられる |
概説:
タイプ | CPU/マイクロプロセッサ |
市場区分 | 移動式 |
家族 | Intelの中心i5の可動装置 |
型式番号 | I 5-5300U |
頻度 | 2300のMHz |
ターボ最高の頻度 | 2900のMHz (1つの中心) 2700のMHz (2つの中心) |
バス速度 | 5 GT/s DMI |
時計の乗数 | 23 |
パッケージ | マイクロFCBGA 1168ボール |
ソケット | BGA1168 |
サイズ | 1.57の」xの0.94"/4cm x 2.4cm |
序論年紀 | 2015年1月5日 |
建築Microarchiteture:
Microarchitecture | Broadwell |
プロセッサの中心 | Broadwell-U |
中心のステップ | F0 (SR23X) |
製造工程 | 0.014ミクロン |
データ幅 | 64ビット |
CPUの中心の数 | 2 |
糸の数 | 4 |
浮動小数点の単位 | 統合された |
レベル1隠し場所のサイズ | 2のx 32 KBの8方法一定の連想指示の隠し場所 2のx 32 KBの8方法一定の連想データ隠し場所 |
レベル2キャッシュ サイズ | 2のx 256 KBの8方法一定の連想隠し場所 |
レベル3の隠し場所のサイズ | 3つのMBの12方法一定の連想共用隠し場所 |
物理メモリ | 16 GB |
多重プロセシング | 支えられない |
延長および技術 |
·MMX指示 ·SSE/SIMD延長を流すこと ·SSE2/SIMD延長2を流すこと ·SSE3/SIMD延長3を流すこと ·SSSE3/補足の流出SIMD延長3 ·SSE4/SSE4.1 + SSE4.2/SIMD延長4を流すこと ·AESは/暗号化の標準の指示を進めました ·AVXは/ベクトル延長を進めました ·AVX2は/ベクトル延長2.0を進めました ·BMI/BMI1 + BMI2/ビット操作の指示 ·F16C/16ビットの浮動小数点転換の指示 ·溶けるFMA3/3オペランドは指示を増加加えます ·EM64T/Xms 64の技術/Intel 64 ·NX/XDは/ディスエイブル ビットを実行します ·HT/超通る技術 ·VTx/仮想化の技術 ·指示された入力/出力のためのVTd/仮想化 ·TBT 2.0/ターボは技術2.0を後押しします ·TXTは/実行技術を信頼しました ·TSX/トランザクション用の同時性延長 |
低い電力の特徴 | SpeedStepの高められた技術 |
統合されたペリフェラル/部品:
統合されたグラフィック | GPUのタイプ:Intel HD 5500 グラフィック層:GT2 Microarchitecture:GEN 8 実行ユニット:24 [1] 基礎頻度(MHz):300 最高の頻度(MHz):900 支えられた表示の数:3 |
記憶コントローラー | コントローラーの数:1 記憶チャネル:2 支えられた記憶:DDR3L-1333、DDR3L-1600、LPDDR3-1333、LPDDR3-1600 最高の記憶帯域幅(GB/s):25.6 |
他のペリフェラル |
·直接媒体インターフェイス2.0 ·PCIは2.0インターフェイス表現します(12の車線)を |
電気/熱変数:
最高使用可能温度 | 105°C |
熱設計力 | 15Watt |