Porcessor数: | N3450 SR2Z6 | プロダクト コレクション: | CeleronプロセッサNシリーズ |
---|---|---|---|
記号名: | 以前apollo湖 | 市場区分: | モバイル |
StatusLaunchの日付: | 進水させる | 進水の日付: | Q3'16 |
石版印刷: | 14Nm | conditonを使用して下さい: | PC/Client/Tablet |
概説 | |
タイプ | システムオンチップ |
市場区分 | 移動式 |
家族 |
|
型式番号か。 | N3450 |
SoCの部品番号 |
|
頻度か。 | 1100のMHz |
ターボ最高の頻度 | 2200のMHz (1つの中心) 2100のMHz (2つまたはより多くの中心) |
低い電力の頻度 | 800のMHz |
パッケージ | 1296ボールのフリップ・チップの球の格子配列(タイプ3) |
ソケット | BGA1296 |
サイズ | 1.22の」xの0.94"/3.1cm x 2.4cm |
序論年紀 | 2016年8月30日 |
導入の価格 | $107 |
S spec数 | |
建築/Microarchitecture | |
Microarchitecture | Goldmont |
プロセッサの中心か。 | apollo湖 |
中心のsteppingsか。 | B0 (SR2YA) B1 (SR2Z6) |
製造工程 | 0.014ミクロン |
データ幅 | 64ビット |
CPUの中心の数 | 4 |
糸の数 | 4 |
浮動小数点の単位 | 統合された |
レベル1隠し場所のサイズか。 | 4のx 32 KBの8方法一定の連想指示の隠し場所 4つx 24のKBの六方セット連想データ隠し場所 |
レベル2キャッシュ サイズか。 | 2つx 1つのMBの16方法一定の連想共用隠し場所 |
レベル3の隠し場所のサイズ | どれも |
物理メモリ | 8 GB |
多重プロセシング | Uniprocessor |
延長および技術 |
|
セキュリティ機能 |
|
低い電力の特徴 |
|
統合されたペリフェラル/部品 | |
表示制御装置 |
|
統合されたグラフィック | GPUのタイプ:Intel HD 500 Microarchitecture:GEN 9 LP 実行ユニット:12 基礎頻度(MHz):200 最高の頻度(MHz):700 |
記憶コントローラー | コントローラーの数:1 記憶チャネル:2 チャネルの幅(ビット):64 支えられた記憶:DDR3L-1333、DDR3L-1600、DDR3L-1866、LPDDR3-1333、LPDDR3-1600、LPDDR3-1866、LPDDR4-1600、LPDDR4-2133、LPDDR4-2400 最高の記憶帯域幅(GB/s):38.4 |
他のペリフェラル |
|
支えられたインターフェイス |
|
電気/熱変数 | |
最高使用可能温度か。 | 105°C |
熱設計力か。 | 6ワット |